Preview

Известия высших учебных заведений. Материалы электронной техники

Расширенный поиск

Самосинхронные схемы как база создания высоконадежных высокопроизводительных компьютеров следующего поколения

https://doi.org/10.17073/1609-3577-2020-4-277-281

EDN: PEIHYV

Аннотация

В работе предлагаются конструктивные и схемотехнические решения для реализации высокопроизводительных компьютеров следующего поколения. Они основаны на методологии проектирования самосинхронных схем и обеспечивают повышение устойчивости вычислительных систем к логическим сбоям, являющимся следствием наведенных помех и радиационного воздействия.

Об авторах

А. А. Зацаринный
Федеральный исследовательский центр «Информатика и управление» Российской академии наук
Россия

ул. Вавилова, д. 44, корп. 2, Москва, 119333

Зацаринный Александр Алексеевич — доктор техн. наук, главный научный сотрудник, заместитель директора



Ю. А. Степченков
Федеральный исследовательский центр «Информатика и управление» Российской академии наук
Россия

ул. Вавилова, д. 44, корп. 2, Москва, 119333

Степченков Юрий Афанасьевич — канд. техн. наук, заведующий отделом



Ю. Г. Дьяченко
Федеральный исследовательский центр «Информатика и управление» Российской академии наук
Россия

ул. Вавилова, д. 44, корп. 2, Москва, 119333

Дьяченко Юрий Георгиевич — канд. техн. наук, старший научный сотрудник



Ю. В. Рождественский
Федеральный исследовательский центр «Информатика и управление» Российской академии наук
Россия

ул. Вавилова, д. 44, корп. 2, Москва, 119333

Рождественский Юрий Владимирович — канд. техн. наук, ведущий научный сотрудник



Список литературы

1. Степченков Ю. А., Дьяченко Ю. Г., Горелкин Г. А. Самосинхронные схемы — будущее микроэлектроники // Вопросы радиоэлектроники. 2011. Т. 4, № 2. С. 153—184.

2. Степченков Ю. А., Денисов А. Н., Дьяченко Ю. Г., Гринфельд Ф. И., Филимоненко О. П., Морозов Н. В., Степченков Д. Ю., Плеханов Л. П. Библиотека функциональных ячеек для проектирования самосинхронных полузаказных БМК микросхем серий 5503/5507. М.: Техносфера, 2017. 367 с. URL: http://www.technosphera.ru/lib/book/497

3. Tailor R. A., Reese R. B. Uncle—Unified NCL Environment—an NCL design tool. Ch. 14 // In: Di J., Smith S. C. (Eds) Asynchronous Circuit Applications. 2019. P. 293—307. DOI: 10.1049/PBCS061E_ch14

4. Пат. № 2718220 (РФ). Формирователь парафазного сигнала с единичным спейсером / А. А. Зацаринный, С. В. Козлов, Ю. А. Степченков, Ю. Г. Дьяченко, 2020. Бюл. № 10. URL: https://yandex.ru/patents/doc/RU2718220C1_20200331

5. Stepchenkov Y. A., Kamenskih A. N., Diachenko Y. G., Rogdestvenski Y. V., Diachenko D. Y. Improvement of the natural self-timed circuit tolerance to short-term soft errors // Advances in Science, Technology and Engineering Systems Journal. 2020. V. 5, N 2. P. 44—56. DOI: 10.25046/aj050206

6. Stepchenkov Y., Rogdestvenski Y., Kamenskih A., Diachenko Y., Diachenko D. Improvement of the quasi delay-insensitive pipeline noise immunity // Proc. 11th International Conference on Dependable Systems, Services and Technologies (DESSERT), Kyiv, Ukraine, 14–18 May, 2020. IEEE, 2020. P. 47—51. DOI: 10.1109/DESSERT50317.2020.9125021

7. Sokolov I., Stepchenkov Yu., Diachenko Yu., Rogdestvenski Yu., Diachenko D. Increasing self-timed circuit soft error tolerance // Proc. EastWest Design & Test Symposium (EWDTS), Varna, Bulgaria, September 4–7, 2020. Varna, 2020. P. 450—454. DOI: 10.1109/EWDTS50664.2020.9224705


Статья подготовлена по материалам доклада, представленного на II-й международной конференции «Математическое моделирование в материаловедении электронных компонентов», Москва, 19—21 октября 2020 г.

Рецензия

Для цитирования:


Зацаринный А.А., Степченков Ю.А., Дьяченко Ю.Г., Рождественский Ю.В. Самосинхронные схемы как база создания высоконадежных высокопроизводительных компьютеров следующего поколения. Известия высших учебных заведений. Материалы электронной техники. 2020;23(4):277-281. https://doi.org/10.17073/1609-3577-2020-4-277-281. EDN: PEIHYV

For citation:


Zatsarinnyy A.A., Stepchenkov Yu.A., Diachenko Yu.G., Rogdestvenski Yu.V. Self-timed circuits as a basis for developing next generation high-reliable high-performance computers. Izvestiya Vysshikh Uchebnykh Zavedenii. Materialy Elektronnoi Tekhniki = Materials of Electronics Engineering. 2020;23(4):277-281. (In Russ.) https://doi.org/10.17073/1609-3577-2020-4-277-281. EDN: PEIHYV

Просмотров: 379


Creative Commons License
Контент доступен под лицензией Creative Commons Attribution 4.0 License.


ISSN 1609-3577 (Print)
ISSN 2413-6387 (Online)